XC2C256-7TQG144C QFP144 xilinx chips 1.8V Kwantità input-output 118 FLASH PLD IC elettroniku
Attributi tal-Prodott
TIP | DESKRIZZJONI | AGĦŻEL |
Kategorija | Ċirkwiti Integrati (ICs) |
|
Mfr | AMD Xilinx |
|
Serje | CoolRunner II |
|
Pakkett | Trej |
|
Status tal-Prodott | Attiva |
|
Tip programmabbli | Fis-Sistema Programmabbli |
|
Ħin ta' Dewmien tpd(1) Max | 6.7 ns |
|
Provvista ta 'Vultaġġ - Interna | 1.7V ~ 1.9V |
|
Numru ta' Elementi/Blokki Loġiċi | 16 |
|
Numru ta' Macrocells | 256 |
|
Numru ta' Gates | 6000 |
|
Numru ta' I/O | 118 |
|
Temperatura operattiva | 0°C ~ 70°C (TA) |
|
Tip ta 'Immuntar | Immonta tal-wiċċ |
|
Pakkett / Kawża | 144-LQFP |
|
Pakkett tal-Apparat tal-Fornitur | 144-TQFP (20×20) |
|
Numru tal-Prodott Bażi | XC2C256 |
|
Irrapporta Żball ta' Informazzjoni tal-Prodott
Ara Simili
Dokumenti u Media
TIP TA' RIŻORS | LINK |
Datasheets | Folja tad-dejta XC2C256 |
Informazzjoni Ambjentali | Xiliinx RoHS Cert |
Prodott Dehru | CoolRunner™-II CPLDs |
PCN Assemblea/Oriġini | Mult Dev LeadFrame Chg 29/Ottubru/2018 |
Datasheet HTML | Folja tad-dejta XC2C256 |
Klassifikazzjonijiet Ambjentali u ta' Esportazzjoni
ATTRIBUT | DESKRIZZJONI |
Status RoHS | Konformi ROHS3 |
Livell ta' Sensittività għall-Umdità (MSL) | 3 (168 Siegħa) |
Status REACH | REACH Mhux affettwat |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Apparat loġiku programmabbli kumpless (CPLD) huwa apparat loġiku b'arrays u makroċelluli kompletament programmabbli U/JEW.Macrocells huma l-blokki ewlenin tal-bini ta 'CPLD, li fihom operazzjonijiet loġiċi kumplessi u loġika għall-implimentazzjoni ta' espressjonijiet ta 'forma normali disjunctive.U/JEW arrays huma kompletament riprogrammabbli u responsabbli biex iwettqu diversi funzjonijiet loġiċi.Macrocells jistgħu wkoll jiġu definiti bħala blokki funzjonali responsabbli biex iwettqu loġika sekwenzjali jew kombinatorja.
Apparat loġiku programmabbli kumpless huwa prodott innovattiv meta mqabbel ma 'apparat loġiku ta' qabel bħall-arrays loġika programmabbli (PLAs) u Programmable Array Logic (PAL).L-apparat loġiku preċedenti ma kienx programmabbli, għalhekk il-loġika nbniet billi tgħaqqad ċipep loġiċi multipli flimkien.CPLD għandu kumplessità bejn PALs u arrays ta 'gate programmabbli fuq il-post (FPGAs).Għandu wkoll il-karatteristiċi arkitettoniċi kemm tal-PALs kif ukoll tal-FPGAs.Id-differenza arkitettonika ewlenija bejn CPLD u FPGA hija li l-FPGAs huma bbażati fuq tabelli ta 'tiftix, filwaqt li CPLDs huma bbażati fuq sea-of-gates.
Il-karatteristiċi komuni ta 'CPLDs u FPGAs huma li t-tnejn għandhom għadd kbir ta' gradi u dispożizzjonijiet flessibbli għal-loġika.Billi karatteristiċi komuni bejn CPLDs u PALs jinkludu memorja ta 'konfigurazzjoni mhux volatili.CPLDs huma mexxejja fis-suq ta 'apparat loġiku programmabbli, li għandhom benefiċċji multipli bħall-ipprogrammar avvanzat, bi prezz baxx, mhux volatili u faċli biex jintuża.
Aapparat loġiku programmabbli kumpless(CPLD) hija aapparat loġiku programmabblib’kumplessità bejn dik ta’PALsuFPGAs, u karatteristiċi arkitettoniċi tat-tnejn.L-element ewlieni tal-bini tas-CPLD huwa amakroċellula, li fih l-implimentazzjoni tal-loġikaforma normali disjunctiveespressjonijiet u operazzjonijiet loġiċi aktar speċjalizzati.
Karatteristiċi[editja]
Xi wħud mill-karatteristiċi CPLD huma komuni ma 'PALs:
- Memorja tal-konfigurazzjoni mhux volatili.B'differenza ħafna FPGAs, konfigurazzjoni esternaROMmhix meħtieġa, u s-CPLD jista' jaħdem immedjatament mal-bidu tas-sistema.
- Għal ħafna apparati CPLD tal-wirt, ir-routing jillimita l-biċċa l-kbira tal-blokki loġiċi biex ikollhom sinjali ta 'input u output konnessi ma' pinnijiet esterni, u jnaqqas l-opportunitajiet għall-ħażna tal-istat intern u loġika b'saffi profondi.Dan normalment mhuwiex fattur għal CPLDs akbar u familji ta 'prodotti CPLD aktar ġodda.
Karatteristiċi oħra huma komuni ma 'FPGAs:
- Numru kbir ta 'gradi disponibbli.CPLDs tipikament ikollhom l-ekwivalenti ta 'eluf għal għexieren ta' eluf ta 'xtiebi loġiċi, li jippermetti l-implimentazzjoni ta 'apparati għall-ipproċessar tad-data moderatament ikkumplikati.PALs tipikament ikollhom ftit mijiet ta 'ekwivalenti gate l-aktar, filwaqt li l-FPGAs tipikament ivarjaw minn għexieren ta' eluf għal diversi miljuni.
- Xi dispożizzjonijiet għal loġika aktar flessibbli minnsomma tal-prodottespressjonijiet, inklużi mogħdijiet ta' feedback ikkumplikati bejn iċ-ċelloli makro, u loġika speċjalizzata għall-implimentazzjoni ta' diversi funzjonijiet użati b'mod komuni, bħalnumru sħiħ aritmetika.
L-aktar differenza notevoli bejn CPLD kbir u FPGA żgħira hija l-preżenza ta 'memorja mhux volatili fuq iċ-ċippa fis-CPLD, li tippermetti li CPLDs jintużaw għal "boot loader” funzjonijiet, qabel ma jgħaddu l-kontroll lil apparati oħra li ma jkollhomx il-ħażna permanenti tal-programm tagħhom stess.Eżempju tajjeb huwa fejn jintuża CPLD biex jgħabbi dejta tal-konfigurazzjoni għal FPGA minn memorja mhux volatili.[1]
Distinzjonijiet[editja]
Is-CPLDs kienu pass evoluzzjonarju minn apparati saħansitra iżgħar li qabilhom,PLAs(l-ewwel mibgħuta minnSignetics), uPALs.Dawn min-naħa tagħhom kienu preċeduti minnloġika standardprodotti, li ma offrew l-ebda programmabbiltà u ntużaw biex jinbnew funzjonijiet loġiċi billi wajers fiżikament diversi ċipep loġiċi standard (jew mijiet minnhom) flimkien (ġeneralment b'wajers fuq bord ta' ċirkwit stampat jew bordijiet, iżda xi drabi, speċjalment għall-prototyping, bl-użuwrap tal-wajerwiring).
Id-distinzjoni ewlenija bejn l-arkitetturi tal-apparat FPGA u CPLD hija li s-CPLDs huma bbażati internament fuqtabelli tal-ħarsa(LUTs) filwaqt li l-FPGAs jużawblokki loġiċi.