order_bg

prodotti

LCMXO2-256HC-4TG100C Oriġinali u Ġdid Bi Prezz Kompetittiv Fl-Istokk Fornitur IC

deskrizzjoni qasira:

L-Apparat Loġiku Programmabbli Kumpless (CPLD) huwa Ċirkwit Integrat (ASIC) speċifiku għall-applikazzjoni fiċ-Ċirkwit Integrat LSI (Ċirkwit Integrat fuq Skala Kbira).Huwa adattat għal disinn ta 'sistema diġitali intensiv ta' kontroll, u l-kontroll tad-dewmien tiegħu huwa konvenjenti.CPLD huwa wieħed mill-apparati li qed jikbru malajr f'ċirkwiti integrati.
Komponenti tas-CPLD
CPLD huwa apparat loġiku programmabbli kumpless bi skala kbira u struttura kumplessa, li jappartjeni għall-firxa ta 'ċirkwiti integrati fuq skala kbira.

 


Dettall tal-Prodott

Tags tal-Prodott

Attributi tal-Prodott

Kodiċi Pbfree Iva
Kodiċi Rohs Iva
Kodiċi taċ-Ċiklu tal-Ħajja tal-Parti Attiva
Ihs Manifattur LATTICE SEMICONDUCTOR CORP
Kodiċi tal-Pakkett tal-Parti QFP
Deskrizzjoni tal-Pakkett LFQFP,
Għadd tal-pinnijiet 100
Jintlaħaq Kodiċi ta' Konformità konformi
Kodiċi ECCN EAR99
Kodiċi HTS 8542.39.00.01
Manifattur Samacsys Kannizzata Semikondutturi
Karatteristika Addizzjonali TAĦDEM WKOLL BI PROVVISTA NOMINALI 3.3 V
Kodiċi JESD-30 S-PQFP-G100
Kodiċi JESD-609 e3
Tul 14 mm
Livell ta' Sensittività għall-Umdità 3
Numru ta' Inputs Dedikati  
Numru ta' Linji I/O  
Numru ta' Inputs 55
Numru ta' Outputs 55
Numru ta' Terminals 100
Temperatura operattiva-Max 85 °C
Temperatura operattiva-Min  
Organizzazzjoni 0 INPUTS DEDIKATI, 0 I/O
Funzjoni Output IMĦALLAT
Materjal tal-Korp tal-Pakkett PLASTIK/EPOXY
Kodiċi tal-Pakkett LFQFP
Kodiċi ta' Ekwivalenza tal-Pakkett TQFP100,.63SQ
Forma tal-Pakkett KWADRA
Stil tal-Pakkett FLATPACK, PROFIL BAXX, ŻIFT FINE
Metodu ta 'ppakkjar TRAJ
L-ogħla temperatura ta' rifluss (Cel) 260
Provvisti tal-Enerġija 2.5/3.3 V
Tip Loġiku programmabbli FLASH PLD
Dewmien fil-Propagazzjoni 7.36 ns
Status ta' Kwalifika Mhux Ikkwalifikat
Għoli bilqiegħda-Max 1.6 mm
Vultaġġ tal-Provvista-Max 3.462 V
Vultaġġ tal-Provvista-Min 2.375 V
Vultaġġ tal-Provvista-Nom 2.5 V
Immonta tal-wiċċ IVA
Grad tat-Temperatura OĦRAJN
Tlestija tat-Terminal Landa Matte (Sn)
Formola tat-Terminal ĠEWENGĦA TAL-GOLLA
Żift Terminal 0.5 mm
Pożizzjoni tat-Terminal QUAD
Time@Peak Reflow Temperatura-Max (s) 30
Wisa' 14 mm

 

 

Introduzzjoni tal-Prodott

L-Apparat Loġiku Programmabbli Kumpless (CPLD) huwa Ċirkwit Integrat (ASIC) speċifiku għall-applikazzjoni fiċ-Ċirkwit Integrat LSI (Ċirkwit Integrat fuq Skala Kbira).Huwa adattat għal disinn ta 'sistema diġitali intensiv ta' kontroll, u l-kontroll tad-dewmien tiegħu huwa konvenjenti.CPLD huwa wieħed mill-apparati li qed jikbru malajr f'ċirkwiti integrati.

Komponenti tas-CPLD

CPLD huwa apparat loġiku programmabbli kumpless bi skala kbira u struttura kumplessa, li jappartjeni għall-firxa ta 'skala kbiraċirkwiti integrati.

CPLD għandu ħames partijiet ewlenin: blokk ta 'array loġiku, unità makro, terminu ta' prodott estiż, firxa bil-fili programmabbli u blokk ta 'kontroll I/O.

1. Blokk ta' Array Loġiku (LAB)

Blokk ta 'array loġiku jikkonsisti minn firxa ta' 16-il ċellula makro, u LABS multipli huma konnessi flimkien permezz ta 'array programmabbli (PIA) u xarabank globali

2. Unità makro

L-unità makro fis-serje MAX7000 tikkonsisti fi tliet blokki funzjonali: firxa loġika, matriċi tal-għażla tal-prodott, u reġistru programmabbli.

3. Terminu tal-prodott estiż

Terminu ta 'prodott wieħed ta' kull ċellula makro jista 'jinbagħat lura lill-firxa loġika.

4. Array bil-fili programmabbli PIA

Kull LAB jista 'jiġi konness biex jifforma l-loġika meħtieġa permezz tal-firxa tal-fili programmabbli.Din il-linja globali hija kanal programmabbli li jista 'jgħaqqad kwalunkwe sors ta' sinjal fl-apparat mad-destinazzjoni tiegħu.

5. Blokk ta 'kontroll I/O

Il-blokk tal-kontroll I/O jippermetti li kull pin I/O jiġi kkonfigurat individwalment għal input/output u tħaddim bidirezzjonali.

Tqabbil ta 'CPLD u FPGA

Għalkemm it-tnejnFPGAuCPLDhuma apparati ASIC programmabbli u għandhom ħafna karatteristiċi komuni, minħabba d-differenzi fl-istruttura ta 'CPLD u FPGA, għandhom il-karatteristiċi tagħhom stess:

1.CPLD huwa aktar adattat biex jitlesta diversi algoritmi u loġika kombinatorja, u FP GA hija aktar adattata biex titlesta loġika sekwenzjali.Fi kliem ieħor, FPGA huwa aktar adattat għal struttura rikka flip-flop, filwaqt li CPLD hija aktar adattata għal struttura rikka flip-flop limitata u terminu tal-prodott.

2.L-istruttura tar-rotta kontinwa tas-CPLD tiddetermina li d-dewmien taż-żmien tagħha huwa uniformi u prevedibbli, filwaqt li l-istruttura tar-rotta segmentata tal-FPGA tiddetermina l-imprevedibbiltà tad-dewmien tagħha.

3.FPGA għandha aktar flessibilità minn CPLD fl-ipprogrammar.CPLD huwa pprogrammat billi timmodifika l-funzjoni loġika b'ċirkwit fiss ta 'konnessjoni interna, filwaqt li FPGA hija pprogrammata billi tinbidel il-wajers tal-konnessjoni interna.FP GA jista 'jiġi pprogrammat taħt bieb loġiku, filwaqt li CPLD huwa pprogrammat taħt blokka loġika.

4.L-integrazzjoni ta 'FPGA hija ogħla minn dik ta' CPLD, u għandha struttura ta 'wajers aktar kumplessa u implimentazzjoni loġika.

5.CPLD huwa aktar konvenjenti biex jintuża minn FPGA.Programmazzjoni CPLD bl-użu tat-teknoloġija E2PROM jew FASTFLASH, l-ebda ċippa tal-memorja esterna, faċli biex tużah.Madankollu, l-informazzjoni tal-ipprogrammar tal-FPGA jeħtieġ li tinħażen f'memorja esterna, u l-metodu tal-użu huwa kkumplikat.

6. CPLDS huma aktar mgħaġġla mill-FPgas u għandhom prevedibbiltà akbar tal-ħin.Dan minħabba li l-FPGas huma programmar fil-livell tal-bieb u interkonnessjonijiet distribwiti huma adottati bejn CLBS, filwaqt li CPLDS huma programmar fil-livell tal-blokki loġiċi u l-interkonnessjonijiet bejn il-blokki loġiċi tagħhom huma miġbura.

7. Fil-mod ta 'programmazzjoni, CPLD huwa prinċipalment ibbażat fuq l-ipprogrammar tal-memorja E2PROM jew FLASH, ħinijiet ta' programmazzjoni sa 10,000 darba, il-vantaġġ huwa li s-sistema titfi l-informazzjoni tal-ipprogrammar ma tintilifx.CPLD jista 'jinqasam f'żewġ kategoriji: programmar fuq il-programmer u programmar fuq is-sistema.Ħafna mill-FPGA hija bbażata fuq l-ipprogrammar SRAM, l-informazzjoni tal-ipprogrammar tintilef meta s-sistema tintefa, u d-dejta tal-ipprogrammar jeħtieġ li tinkiteb lura lill-SRAM minn barra l-apparat kull darba li titħaddem.Il-vantaġġ tiegħu huwa li jista 'jiġi pprogrammat kwalunkwe ħin, u jista' jiġi pprogrammat malajr fix-xogħol, sabiex tinkiseb konfigurazzjoni dinamika fil-livell tal-bord u l-livell tas-sistema.

8. Il-kunfidenzjalità CPLD hija tajba, il-kunfidenzjalità FPGA hija fqira.

9.B'mod ġenerali, il-konsum ta 'enerġija ta' CPLD huwa akbar minn dak ta 'FPGA, u iktar ma jkun għoli l-grad ta' integrazzjoni, aktar ikun ovvju.


  • Preċedenti:
  • Li jmiss:

  • Ikteb il-messaġġ tiegħek hawn u ibgħatilna