10AX115H2F34E2SG FPGA Arria® 10 GX Familja 1150000 Ċelluli 20nm Teknoloġija 0.9V 1152-Pin FC-FBGA
Speċifikazzjonijiet Tekniċi tal-Prodott
UE RoHS | Konformi |
ECCN (US) | 3A991 |
Status tal-Parti | Attiva |
HTS | 8542.39.00.01 |
SVHC | Iva |
SVHC taqbeż il-Livell | Iva |
Automotive | No |
PPAP | No |
Isem tal-familja | Arria® 10 GX |
Teknoloġija tal-Proċess | 20nm |
I/Os tal-utent | 504 |
Numru ta' Reġistri | 1708800 |
Vultaġġ tal-Provvista Operattiva (V) | 0.9 |
Elementi Loġiċi | 1150000 |
Numru ta' Multiplikaturi | 3036 (18x19) |
Tip ta' Memorja tal-Programm | SRAM |
Memorja Inkorporata (Kbit) | 54260 |
Numru totali ta 'Blokk RAM | 2713 |
EMACs | 3 |
Unitajiet Loġiċi tal-Apparat | 1150000 |
Numru ta' Apparat ta' DLLs/PLLs | 32 |
Transceiver Channels | 96 |
Veloċità tat-Transceiver (Gbps) | 17.4 |
DSP dedikat | 1518 |
PCIe | 4 |
Programmabilità | Iva |
Appoġġ għall-programmabbiltà mill-ġdid | Iva |
Protezzjoni tal-Kopja | Iva |
Programmabilità fis-Sistema | Iva |
Grad tal-Veloċità | 2 |
Standards I/O b'tarf wieħed | LVTTL|LVCMOS |
Interface tal-Memorja Esterna | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
Vultaġġ Minimu tal-Provvista Operattiva (V) | 0.87 |
Vultaġġ tal-Provvista Operattiv Massimu (V) | 0.93 |
Vultaġġ I/O (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
Temperatura Operattiva Minima (°C) | 0 |
Temperatura Operattiva Massima (°C) | 100 |
Grad tat-Temperatura tal-Fornitur | Estiża |
Isem kummerċjali | Arria |
Immuntar | Immonta tal-wiċċ |
Għoli tal-Pakkett | 2.95 |
Wisa' tal-Pakkett | 35 |
Tul tal-Pakkett | 35 |
PCB mibdul | 1152 |
Isem tal-Pakkett Standard | BGA |
Pakkett tal-Fornitur | FC-FBGA |
Għadd tal-pinnijiet | 1152 |
Forma taċ-ċomb | Ballun |
Id-differenza u r-relazzjoni bejn FPGA u CPLD
1. Definizzjoni u karatteristiċi tal-FPGA
FPGAjadotta kunċett ġdid imsejjaħ Logic Cell Array (LCA) u Blokk Logic Konfigurabbli (CLB) u Blokk u Interkonnessjoni ta 'Input Output (IOB).Il-modulu loġiku konfigurabbli huwa l-unità bażika biex tirrealizza l-funzjoni tal-utent, li normalment tkun irranġata f'firxa u tifrex iċ-ċippa kollha.Il-modulu input-output IOB itemm l-interface bejn il-loġika fuq iċ-ċippa u l-pin tal-pakkett estern, u ġeneralment ikun irranġat madwar il-firxa taċ-ċippa.Il-wajers interni jikkonsisti f'diversi tulijiet ta 'segmenti tal-wajer u xi swiċċijiet ta' konnessjoni programmabbli, li jgħaqqdu diversi blokki loġiċi programmabbli jew blokki I/O biex jiffurmaw ċirkwit b'funzjoni speċifika.
Il-karatteristiċi bażiċi tal-FPGA huma:
- Bl-użu ta 'FPGA biex jiddisinja ċirkwit ASIC, l-utenti m'għandhomx għalfejn jipproġettaw il-produzzjoni, jistgħu jiksbu ċippa xierqa;
- L-FPGA jista 'jintuża bħala kampjun pilota ta' oħrajn kompletament personalizzati jew semi-customizedĊirkwiti ASIC;
- Hemm triggers abbundanti u pins I/O fl-FPGA;
- FPGA huwa wieħed mill-apparati bl-iqsar ċiklu ta 'disinn, l-inqas spiża ta' żvilupp u l-inqas riskju fiċ-ċirkwit ASIC.
- FPGA jadotta proċess CHMOS ta 'veloċità għolja, konsum baxx ta' enerġija, u jista 'jkun kompatibbli mal-livelli CMOS u TTL.
2, definizzjoni u karatteristiċi CPLD
CPLDhuwa magħmul prinċipalment minn Logic Macro Cell programmabbli (LMC) madwar iċ-ċentru tal-unità tal-matriċi tal-interkonnessjoni programmabbli, li fiha l-istruttura loġika LMC hija aktar kumplessa, u għandha struttura kumplessa ta 'interkonnessjoni tal-unità I/O, tista' tiġi ġġenerata mill-utent skond il-ħtiġijiet tal-istruttura speċifika taċ-ċirkwit, biex jitlestew ċerti funzjonijiet.Minħabba li l-blokki loġiċi huma interkonnessi b'wajers tal-metall ta 'tul fiss f'CPLD, iċ-ċirkwit loġiku ddisinjat għandu prevedibbiltà tal-ħin u jevita l-iżvantaġġ ta' tbassir mhux komplut tal-ħin tal-istruttura tal-interkonnessjoni segmentata.Sas-snin disgħin, CPLD żviluppa aktar malajr, mhux biss b'karatteristiċi ta 'tħassir elettriku, iżda wkoll b'karatteristiċi avvanzati bħall-iskannjar tat-tarf u l-ipprogrammar onlajn.
Il-karatteristiċi tal-ipprogrammar CPLD huma kif ġej:
- Ir-riżorsi loġiċi u tal-memorja huma abbundanti (Cypress De1ta 39K200 għandu aktar minn 480 Kb ta 'RAM);
- Mudell ta' ħin flessibbli b'riżorsi ta' routing żejda;
- Flessibbli biex tibdel l-output tal-pin;
- Jista 'jiġi installat fuq is-sistema u pprogrammat mill-ġdid;
- Numru kbir ta 'unitajiet I/O;
3. Differenzi u konnessjonijiet bejn FPGA u CPLD
CPLD hija l-abbrevjazzjoni ta 'apparat loġiku programmabbli kumpless, FPGA hija l-abbrevjazzjoni tal-firxa ta' gate programmabbli fuq il-post, il-funzjoni tat-tnejn hija bażikament l-istess, iżda l-prinċipju ta 'implimentazzjoni huwa kemmxejn differenti, għalhekk nistgħu kultant ninjoraw id-differenza bejn it-tnejn, kollettivament imsejjaħ apparat loġiku programmabbli jew CPLD/FPGA.Hemm diversi kumpaniji li jipproduċu CPLD/FPGas, l-akbar tlieta huma ALTERA, XILINX, u LAT-TICE.Il-funzjoni loġika kombinatorja tad-dekompożizzjoni CPLD hija b'saħħitha ħafna, unità makro tista 'tiddekomponi tużżana jew saħansitra aktar minn 20-30 input ta' loġika kombinatorja.Madankollu, LUT ta 'FPGA jista' jimmaniġġja biss il-loġika kombinazzjonali ta '4 inputs, għalhekk CPLD huwa adattat għat-tfassil ta' loġika kombinazzjonali kumplessa bħal dekodifikazzjoni.Madankollu, il-proċess tal-manifattura ta 'FPGA jiddetermina li n-numru ta' LUTs u triggers li jinsabu fiċ-ċippa FPGA huwa kbir ħafna, ħafna drabi eluf ta 'eluf, CPLD ġeneralment jista' jikseb biss 512 unità loġika, u jekk il-prezz taċ-ċippa huwa diviż bin-numru ta 'loġiċi unitajiet, l-ispiża medja ta 'unità loġika ta' FPGA hija ħafna inqas minn dik ta 'CPLD.Mela jekk fid-disinn jintuża numru kbir ta ' triggers, bħat-tfassil ta' loġika ta 'ħin kumplessa, allura l-użu ta' FPGA hija għażla tajba.
Għalkemm kemm FPGA kif ukoll CPLD huma apparati ASIC programmabbli u għandhom ħafna karatteristiċi komuni, minħabba d-differenzi fl-istruttura ta 'CPLD u FPGA, għandhom il-karatteristiċi tagħhom stess:
- CPLD huwa aktar adattat biex jitlesta diversi algoritmi u loġika kombinatorja, u FPGA huwa aktar adattat biex jitlesta loġika sekwenzjali.Fi kliem ieħor, FPGA huwa aktar adattat għal struttura rikka flip-flop, filwaqt li CPLD hija aktar adattata għal struttura rikka flip-flop limitata u terminu tal-prodott.
- L-istruttura tar-rotta kontinwa ta 'CPLD tiddetermina li d-dewmien taż-żmien tagħha huwa uniformi u prevedibbli, filwaqt li l-istruttura tar-rotta segmentata ta' FPGA tiddetermina li d-dewmien tiegħu huwa imprevedibbli.
- FPGA għandha aktar flessibilità minn CPLD fl-ipprogrammar.
- CPLD huwa pprogrammat billi timmodifika l-funzjoni loġika ta 'ċirkwit intern fiss, filwaqt li FPGA hija pprogrammata billi tbiddel il-wajers tal-konnessjoni interna.
- Fpgas jistgħu jiġu pprogrammati taħt il-gradi loġiċi, filwaqt li CPLDS huma pprogrammati taħt blokki loġiċi.
- L-FPGA hija aktar integrata minn CPLD u għandha struttura ta 'wajers u implimentazzjoni loġika aktar kumplessa.
B'mod ġenerali, il-konsum ta 'enerġija ta' CPLD huwa akbar minn dak ta 'FPGA, u iktar ma jkun għoli l-grad ta' integrazzjoni, aktar ikun ovvju.